# Restoring Division

PROIECT 1 OC:

**MEMBRII ECHIPEI:** 

SPATACEAN OANA STOICHESCU IULIA

**GRUPA:** 2.C.06.1

#### Introducere

Restoring Division este un algoritm de împărțire între două numere binare, deimpartit și impartitor. În acest algoritm, împărțirea este realizată prin substracții succesive, asemănătoare împărțirii cu rest.

## <u>Design</u>



Algoritmul de împărțire prin restaurare funcționează în modul următor:

- Se așteaptă semnalul de start.
- Se încarcă deimpartitul în Q și se incarcă 0 în registrul A.
- Se execută operația de împărțire a lui A cu M până când toți biții sunt procesați.
- Dacă semnalul de reset este activat, toate valorile semnalelor de ieșire și de starea curentă sunt resetate.
- Se utilizează o serie de registre pentru a stoca valorile anterioare şi a le utiliza la următoarea operație.

## <u>Implementare</u>

- Algoritm pe scurt:
- ► A[7:0],Q[7:0],M[7:0]
- ► SUBSTRACT: A.Q[7:1] = A.Q;
- $\rightarrow$  A = A-M
- $\blacktriangleright$  if(A[7] == 0) than Q[0] = 1
- if(A[7] == 1) than A = A+M, Q[0] = 0;
- ▶ if(count == 0) than goto OUTPUT
- else goto SUBSTRACT

- **▶** Flowchart:
- **► START**
- ► A=0
- M=deimpartit
- Q=impartitor
- **▶ SUBSTRACT**
- Shifteaza stanga AQ;
- $\rightarrow$  A = A M;
- ▶ Verifica semnul lui A: daca e 0, atunci Q[0] = 1;
- ightharpoonup daca e 1, atunci Q[0] = 0 si A = A +M,
- adica e restaurat; (restored)
- Decrementeaza count;
- Daca count e 0, atunci mergi la STOP;
- ▶ Daca nu, atunci revino la SUBSTRACT si repeta-l.

#### Rezolvarea algortmica exemplificata cu o problema din laborator:

| count   | A                      | Q                       | M           |
|---------|------------------------|-------------------------|-------------|
| 0       | 0 0001 0110            | 1000 1011               | 0 1000 0111 |
|         |                        |                         |             |
|         | 0 0010 1101+           | 0001 011_               |             |
|         | 1 0111 1001            |                         |             |
|         | = <b>1</b> 1010 0110+  |                         |             |
|         | 0 1000 0111            |                         |             |
|         | = 0 0010 1101          | 0001 0110               |             |
| 1       | 0 0 101 1010+          | 0010 110_               |             |
|         | 1 0111 1001            |                         |             |
|         | = <b>1</b> 1101 0011+  |                         |             |
|         | 0 1000 0111            |                         |             |
|         | = 0 0101 1010          | 0010 1100               |             |
| 2       | 0 1011 0100+           | 0101 100_               |             |
|         | 1 011 1001             |                         |             |
|         | = 0 0010 1101          | 0101 1001               |             |
| 3       | 0 0101 1010+           | 1011 001_               |             |
|         | 1 0111 1011            |                         |             |
|         | = <b>1</b> 1100 1011+  |                         |             |
|         | 0 1000 0111            |                         |             |
|         | =0 0101 1010           | 1011 0010               |             |
| 4       | 0 1011 0101+           | 0110 010_               |             |
|         | 1 0111 1001            |                         |             |
|         | = 0 0010 1110          | 0110 0101               |             |
| 5       | 0 0101 1100+           | 1100 101_               |             |
|         | 1 0111 1001            |                         |             |
|         | = <b>1</b> 1101 0101+  |                         |             |
|         | 0 1000 0111            |                         |             |
|         | = 0 0101 1100          | 1100 1010               |             |
| 6       | 0 1011 1001+           | 1001 010_               |             |
|         | 1 0111 0010            |                         |             |
|         | = 0 0011 0010          | 1001 0101               |             |
| 7       | 0 0110 0101+           | 001 0101_               |             |
|         | 1 0111 1001            |                         |             |
|         | = <b>1</b> 1101 1110+  |                         |             |
|         | 0 1000 0111            |                         |             |
|         | =0 0110 0101           | 0010 1010               |             |
| 771:135 | Restul= 0.0110.0101= 1 | .01 Catul= 0010 1010=42 |             |

5771= 0001 0110 1000 1011

135= 0000 0000 1000 0111

M= 0 1000 0111

-M= 1 0111 1001

## **Cod Verilog:**







#### Testare

Pentru a testa algoritmul Restoring Division, putem simula modulul într-un simulator Verilog. În această simulare, putem aplica semnale de testare pentru deimpartit și impartitor și putem verifica semnalele de ieșire pentru a confirma că modulul funcționează așa cum este prevăzut. De asemenea, putem verifica rezultatele împărțirii pentru diferite combinații de deimpartit și impartitor pentru a asigura că algoritmul produce întotdeauna un rezultat corect.

## Testbench:

```
ModelSim ALTERA STARTER EDITION 6.5b - Custom Altera Version
File Edit View Compile Simulate Add Source Tools Layout Window Help
                                                                               Layout NoDesign
 C:/Windows/System32/RestoringDivision_tb.v =
 Ln#
       module RestoringDivision tb;
       reg clock, reset, start;
       reg [3:0]Q,M;
       wire [3:0]cat, rest;//pentru a ob?ine ie?irile cat ?i rest
       wire valid; //semnalul valid care indic? dac? rezultatul este disponibil
       always #5 clock = ~clock; //"clock" e alternativ 0 ?i 1 la fiecare perioad? a semnalului de ceas
 10
11
       initial
13
         begin
14
           $dumpfile("dump.vcd");
 15
           $dumpvars(1);
16
 17
           $monitor("%d : %d = %d rest %d valid=%d",Q,M,cat,rest,valid);
 18
 19
           Q=14;
 20
           M=5;
 21
           //a?teapt? pân? când semnalul valid este activat
 22
           clock=1;
 23
           reset=0;
 24
           start=0;
 25
 26
           #10
27
           reset = 1;
 28
 29
           #20
 30
           start = 1;
 31
 32
           #10
 33
           start = 0;
 34
 35
           @valid
 36
 37
           #10
 38
           $display("\n");
39
```

```
ModelSim ALTERA STARTER EDITION 6.5b - Custom Altera Version
File Edit View Compile Simulate Add Source Tools Layout Window Help
 C:/Windows/System32/RestoringDivision_tb.v =
 Ln#
          #10
 26
 27
          reset = 1;
 28
 29
          #20
 30
          start = 1;
 31
 32
          #10
 33
          start = 0;
 34
 35
          @valid
 36
 37
          #10
 38
          $display("\n");
 39
 40
          //reia testul
 41
          Q=10;
 42
          M=3;
 43
 44
          start = 1;
 45
 46
          #10
 47
          start = 0:
 48
 49
        end
 50
 51
      RestoringDivision instantiere(
 52
       .clock(clock),
 53
       .reset(reset),
 54
        .start(start),
 55
       .Q(Q),
       .M(M),
 56
 57
       .valid(valid),
 58
       .cat(cat),
 59
        .rest(rest)
 60
     );
```

### Simulare



▶ În timpul simulării, putem observa valorile semnalelor la fiecare perioadă a semnalului de ceas. Putem analiza semnalele și putem verifica dacă rezultatele sunt cele așteptate. În cazul în care avem semnale de ieșire neașteptate, putem utiliza informațiile obținute din simulare pentru a identifica și corecta problemele din designul nostru.

### Concluzie

▶ În concluzie, implementarea algoritmului Restoring Division în Verilog este un proces complex, dar bine definit, care implică mai mulți pași. De la proiectarea arhitecturii hardware și a modulului, la scrierea testbencherului și simularea în Verilog, toate acestea sunt necesare pentru a valida funcționarea corectă a algoritmului. Testarea este crucială pentru a verifica dacă modulul Restoring Division generează rezultatele corecte pentru toate cazurile de test.

## Bibliografie

- <u>https://www.geeksforgeeks.org/restoring-division-algorithm-unsigned-integer/</u>
- https://atozmath.com/example/RestoringDivision.aspx?he=e
- https://www.gyaanibuddy.com/assignments/assignmentdetail/restoring-method-of-division/
- https://www.javatpoint.com/restoring-division-algorithm-forunsigned-integer